CTLE均衡器可以比較好地補(bǔ)償傳輸通道的線性損耗,但是對(duì)于一些非線性因素(比如 由于阻抗不匹配造成的信號(hào)反射)的補(bǔ)償還需要借助于DFE的均衡器,而且隨著信號(hào)速率的提升,接收端的眼圖裕量越來越小,采用的DFE技術(shù)也相應(yīng)要更加復(fù)雜。在PCle3.0的 規(guī)范中,針對(duì)8Gbps的信號(hào),定義了1階的DFE配合CTLE完成信號(hào)的均衡;而在PCle4.0 的規(guī)范中,針對(duì)16Gbps的信號(hào),定義了更復(fù)雜的2階DFE配合CTLE進(jìn)行信號(hào)的均衡。 圖 4 .5 分別是規(guī)范中針對(duì)8Gbps和16Gbps信號(hào)接收端定義的DFE均衡器(參考資料: PCI Express@ Base Specification 4.0)。PCI-e的軟件編程接口;上海PCI-E測(cè)試執(zhí)行標(biāo)準(zhǔn)
項(xiàng)目2.12SystemReceiverLinkEqualizationTest:驗(yàn)證主板在壓力信號(hào)下的接收機(jī)性能及誤碼率,可以和對(duì)端進(jìn)行鏈路協(xié)商并相應(yīng)調(diào)整對(duì)端的預(yù)加重,針對(duì)8Gbps和16Gbps速率。·項(xiàng)目2.13Add-inCardPLLBandwidth:驗(yàn)證插卡的PLL環(huán)路帶寬,針對(duì)時(shí)鐘和所有支持的數(shù)據(jù)速率?!ろ?xiàng)目2.14Add-inCardPCBImpedance(informative):驗(yàn)證插卡上走線的PCB阻抗,不是強(qiáng)制測(cè)試?!ろ?xiàng)目2.15SystemBoardPCBImpedance(informative):驗(yàn)證主板上走線的PCB阻抗,不是強(qiáng)制測(cè)試。接下來,我們重點(diǎn)從發(fā)射機(jī)和接收機(jī)的電氣性能測(cè)試方面,講解PCIe4.0的物理層測(cè)試方法。山東通信PCI-E測(cè)試pcie 有幾種類型,哪個(gè)速度快?
PCIe 的物理層(Physical Layer)和數(shù)據(jù)鏈路層(Data Link Layer)根據(jù)高速串行通信的 特點(diǎn)進(jìn)行了重新設(shè)計(jì),上層的事務(wù)層(Transaction)和總線拓?fù)涠寂c早期的PCI類似,典型 的設(shè)備有根設(shè)備(Root Complex) 、終端設(shè)備(Endpoint), 以及可選的交換設(shè)備(Switch) 。早 期的PCle總線是CPU通過北橋芯片或者南橋芯片擴(kuò)展出來的,根設(shè)備在北橋芯片內(nèi)部, 目前普遍和橋片一起集成在CPU內(nèi)部,成為CPU重要的外部擴(kuò)展總線。PCIe 總線協(xié)議層的結(jié)構(gòu)以及相關(guān)規(guī)范涉及的主要內(nèi)容。
相應(yīng)地,在CC模式下參考時(shí)鐘的 抖動(dòng)測(cè)試中,也會(huì)要求測(cè)試軟件能夠很好地模擬發(fā)送端和接收端抖動(dòng)傳遞函數(shù)的影響。而 在IR模式下,主板和插卡可以采用不同的參考時(shí)鐘,可以為一些特殊的不太方便進(jìn)行參考 時(shí)鐘傳遞的應(yīng)用場(chǎng)景(比如通過Cable連接時(shí))提供便利,但由于收發(fā)端參考時(shí)鐘不同源,所 以對(duì)于收發(fā)端的設(shè)計(jì)難度要大一些(比如Buffer深度以及時(shí)鐘頻差調(diào)整機(jī)制)。IR模式下 用戶可以根據(jù)需要在參考時(shí)鐘以及PLL的抖動(dòng)之間做一些折中和平衡,保證*終的發(fā)射機(jī) 抖動(dòng)指標(biāo)即可。圖4.9是PCIe4.0規(guī)范參考時(shí)鐘時(shí)的時(shí)鐘架構(gòu),以及不同速率下對(duì)于 芯片Refclk抖動(dòng)的要求。PCI-E3.0定義了11種發(fā)送端的預(yù)加重設(shè)置,實(shí)際應(yīng)用中應(yīng)該用那個(gè)?
規(guī)范中規(guī)定了共11種不同的Preshoot和De-emphasis的組合,每種組合叫作一個(gè) Preset,實(shí)際應(yīng)用中Tx和Rx端可以在Link Training階段根據(jù)接收端收到的信號(hào)質(zhì)量協(xié)商 出一個(gè)比較好的Preset值。比如P4沒有任何預(yù)加重,P7強(qiáng)的預(yù)加重。圖4.3是 PCIe3.0和4.0標(biāo)準(zhǔn)中采用的預(yù)加重技術(shù)和11種Preset的組合(參考資料:PCI Express@ Base Specification4 .0) 。對(duì)于8Gbps、16Gbps 以及32Gbps信號(hào)來說,采用的預(yù)加重技術(shù)完 全一樣,都是3階的預(yù)加重和11種Preset選擇。在PCI-E的信號(hào)質(zhì)量測(cè)試中需要捕獲多少的數(shù)據(jù)進(jìn)行分析?山東PCI-E測(cè)試銷售價(jià)格
高速串行技術(shù)(二)之(PCIe中的基本概念);上海PCI-E測(cè)試執(zhí)行標(biāo)準(zhǔn)
簡(jiǎn)單總結(jié)一下,PCIe4.0和PCIe3.0在物理層技術(shù)上的相同點(diǎn)和不同點(diǎn)有:(1)PCIe4.0的數(shù)據(jù)速率提高到了16Gbps,并向下兼容前代速率;(2)都采用128b/130b數(shù)據(jù)編碼方式;(3)發(fā)送端都采用3階預(yù)加重和11種Preset;(4)接收端都有CTLE和DFE的均衡;(5)PCIe3.0是1抽頭DFE,PCIe4.0是2抽頭DFE;(6)PCIe4.0接收芯片的LaneMargin功能為強(qiáng)制要求(7)PCIe4.0的鏈路長(zhǎng)度縮減到12英寸,多1個(gè)連接器,更長(zhǎng)鏈路需要Retimer;(8)為了支持應(yīng)對(duì)鏈路損耗以及不同鏈路的情況,新開發(fā)的PCle3.0芯片和全部PCIe4.0芯片都需要支持動(dòng)態(tài)鏈路協(xié)商功能;上海PCI-E測(cè)試執(zhí)行標(biāo)準(zhǔn)
深圳市力恩科技有限公司擁有一般經(jīng)營(yíng)項(xiàng)目是:儀器儀表的研發(fā)、租賃、銷售、上門維修;物聯(lián)網(wǎng)產(chǎn)品的研發(fā)及銷售;無源射頻產(chǎn)品的研發(fā)及銷售;電子產(chǎn)品及電子元器件的銷售;儀器儀表、物聯(lián)網(wǎng)、無源射頻產(chǎn)品的相關(guān)技術(shù)咨詢;軟件的研發(fā)以及銷售,軟件技術(shù)咨詢服務(wù)等。等多項(xiàng)業(yè)務(wù),主營(yíng)業(yè)務(wù)涵蓋實(shí)驗(yàn)室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀。公司目前擁有較多的高技術(shù)人才,以不斷增強(qiáng)企業(yè)重點(diǎn)競(jìng)爭(zhēng)力,加快企業(yè)技術(shù)創(chuàng)新,實(shí)現(xiàn)穩(wěn)健生產(chǎn)經(jīng)營(yíng)。公司以誠信為本,業(yè)務(wù)領(lǐng)域涵蓋實(shí)驗(yàn)室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀,我們本著對(duì)客戶負(fù)責(zé),對(duì)員工負(fù)責(zé),更是對(duì)公司發(fā)展負(fù)責(zé)的態(tài)度,爭(zhēng)取做到讓每位客戶滿意。公司力求給客戶提供全數(shù)良好服務(wù),我們相信誠實(shí)正直、開拓進(jìn)取地為公司發(fā)展做正確的事情,將為公司和個(gè)人帶來共同的利益和進(jìn)步。經(jīng)過幾年的發(fā)展,已成為實(shí)驗(yàn)室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀行業(yè)出名企業(yè)。